{"id":1082864,"date":"2024-04-09T00:56:14","date_gmt":"2024-04-09T00:56:14","guid":{"rendered":"https:\/\/magazineoffice.com\/las-apu-strix-originalmente-tenian-una-gran-cache-que-aumentaba-el-rendimiento-de-la-cpu-y-la-igpu\/"},"modified":"2024-04-09T00:56:18","modified_gmt":"2024-04-09T00:56:18","slug":"las-apu-strix-originalmente-tenian-una-gran-cache-que-aumentaba-el-rendimiento-de-la-cpu-y-la-igpu","status":"publish","type":"post","link":"https:\/\/magazineoffice.com\/las-apu-strix-originalmente-tenian-una-gran-cache-que-aumentaba-el-rendimiento-de-la-cpu-y-la-igpu\/","title":{"rendered":"Las APU Strix originalmente ten\u00edan una gran cach\u00e9 que aumentaba el rendimiento de la CPU y la iGPU"},"content":{"rendered":"


\n<\/p>\n

\n

La reciente moda de la IA puede haber debilitado algunos SOC futuros, ya que los fabricantes de chips como AMD e Intel priorizan la NPU sobre otras IP centrales.<\/p>\n

La demanda de Microsoft de capacidades de IA m\u00e1s r\u00e1pidas conduce a graves debilitaciones del SOC en los campos de AMD e Intel a medida que las NPU toman prioridad sobre otros aspectos<\/h2>\n

Recientemente hemos visto una explosi\u00f3n de IA en el segmento de PC y todos los fabricantes de chips hablan de las capacidades respectivas de sus chips y plataformas. El segmento est\u00e1 impulsado por una variedad de innovaciones de software y el Windows Copilot de Microsoft, que tiene requisitos importantes para respaldar su funcionalidad de inteligencia artificial. Los fabricantes de chips ahora est\u00e1n apostando fuertemente por la moda de la IA y parece que algunos se han salido de sus planes tradicionales de desarrollo de chips para priorizar la IA sobre otras partes de sus SOC m\u00e1s nuevos que llegar\u00e1n al mercado a finales de este a\u00f1o.<\/p>\n

\n
<\/div>
Fuente de la imagen: AMD<\/figcaption><\/figure>\n

En los foros de Anandtech, el miembro Uzzi38 inform\u00f3 que las APU Strix Point de AMD que se lanzar\u00e1n a finales de este a\u00f1o originalmente se planearon para ser muy diferentes a los chips que recibiremos pronto. Se alega que antes de que AMD dedicara un gran bloque AI Engine para ese rendimiento de IA 3x NPU \u00abXDNA 2\u00bb, el chip ten\u00eda un SLC (System-Level-Cache) grande y eso habr\u00eda aumentado el rendimiento tanto de la CPU (Zen 5 ) e iGPU (RDNA 3+) por un gran margen. Sin embargo, eso ya no sucede.<\/p>\n

\n
\"\"<\/div>
Fuente de la imagen: Foros de Anandtech<\/figcaption><\/figure>\n

Adroc_thurston hizo un comentario de seguimiento sobre este asunto y respondi\u00f3 a Uzzi indicando que Strix 1 o Strix Point monolithic ten\u00edan 16 MB de cach\u00e9 MALL una vez antes de que se eliminara. Intel tambi\u00e9n ha invertido mucho en sus pr\u00f3ximos chips Arrow Lake, Lunar Lake y Panther Lake, que apuntar\u00e1n al segmento de PC con IA.<\/p>\n

\n
\"\"<\/div>
Fuente de la imagen: Intel<\/figcaption><\/figure>\n

Estos bloques de IA ocupar\u00e1n grandes porciones del valioso espacio del chip que podr\u00eda haberse dedicado a otros lugares, como mayores recuentos de n\u00facleos, mayores recuentos de iGPU, cach\u00e9s m\u00e1s amplios y m\u00e1s, pero parece que la moda de las PC con IA ha hecho que los fabricantes de chips pasen a un segundo plano en el est\u00e1ndar. Rendimiento de CPU\/iGPU y centrarse m\u00e1s en el lado de la NPU. Para Strix Point, AMD ha promocionado una ganancia de 3x con hasta 50 TOP, mientras que Lunar Lake ofrecer\u00e1 un rendimiento de NPU AI 3x sobre Meteor Lake (~35 TOP) y Panther Lake lo duplicar\u00e1 a\u00fan m\u00e1s (~70 TOP).<\/p>\n

\n
\"\"<\/div>
Fuente de la imagen: Foros de Anandtech<\/figcaption><\/figure>\n

Por ahora, parece que hasta que estalle la burbuja de la IA (lo que no parece que vaya a suceder pronto), los fabricantes de chips como AMD e Intel dedicar\u00e1n recursos para agregar NPU m\u00e1s r\u00e1pidas. Seguiremos viendo mejoras en el lado de la CPU y la GPU para los SOC de pr\u00f3xima generaci\u00f3n, pero siempre habr\u00e1 ese potencial sin explotar de lo que podr\u00eda haber sido si estas empresas se hubieran centrado en otros lugares adem\u00e1s de la NPU.<\/p>\n

Plataformas de PC con IA 2024<\/h2>\n\n\n\n\n\n\n\n\n\n\n\n\n\n\n\n
Nombre de la marca<\/th>\nManzana<\/th>\nQualcomm<\/th>\nAMD<\/th>\nIntel<\/th>\n<\/tr>\n<\/thead>\n
Nombre de la CPU<\/td>\nM3<\/td>\nSnapdragon X Elite<\/td>\nRyzen 8040 \u00abPunto de Halc\u00f3n\u00bb<\/td>\nLago Meteoro \u00abCore Ultra\u00bb<\/td>\n<\/tr>\n
Arquitectura de CPU<\/td>\nBRAZO<\/td>\nBRAZO<\/td>\nx86<\/td>\nx86<\/td>\n<\/tr>\n
Proceso de CPU<\/td>\n3nm<\/td>\n4nm<\/td>\n4nm<\/td>\n7 nm (Intel 4)<\/td>\n<\/tr>\n
N\u00facleos m\u00e1ximos de CPU<\/td>\n16 n\u00facleos (M\u00c1X.)<\/td>\n12 n\u00facleos<\/td>\n8 n\u00facleos<\/td>\n16 n\u00facleos<\/td>\n<\/tr>\n
Arquitectura de la unidad nuclear<\/td>\nInterno<\/td>\nNPU hexagonal<\/td>\nXADN 1 NPU<\/td>\nMovidius NPU<\/td>\n<\/tr>\n
TOTAL DE TOPES DE IA<\/td>\n18 TOPS<\/td>\n75 TOPS (Pico)<\/td>\n38 TOPS (16 TOPS NPU)<\/td>\n34 TOPS (11 TOPS NPU)<\/td>\n<\/tr>\n
Arquitectura de GPU<\/td>\nInterno<\/td>\nGPU Adreno<\/td>\nRDNA 3<\/td>\nAlquimista Arc Xe-LPG<\/td>\n<\/tr>\n
N\u00facleos m\u00e1ximos de GPU<\/td>\n40 n\u00facleos<\/td>\nPor determinar<\/td>\n12 unidades de c\u00f3mputo<\/td>\n8 n\u00facleos Xe<\/td>\n<\/tr>\n
TFLOP de GPU<\/td>\nPor determinar<\/td>\n4,6 TFLOPS<\/td>\n8,9 TFLOPS<\/td>\n~4,5 TFLOPS<\/td>\n<\/tr>\n
Soporte de memoria (m\u00e1x.)<\/td>\nLPDDR5-6400<\/td>\nLPDDR5X-8533<\/td>\nLPDDR5X-7500<\/td>\nLPDDR5X-7467<\/td>\n<\/tr>\n
Disponibilidad<\/td>\nCuarto trimestre de 2024<\/td>\nMediados de 2024<\/td>\nPrimer trimestre de 2024<\/td>\nCuarto trimestre de 2023<\/td>\n<\/tr>\n<\/tbody>\n<\/table>\n

<\/p>\n

\n<\/p>\n
\u00bfQu\u00e9 opinas de que los fabricantes de chips den prioridad a las NPU sobre el rendimiento tradicional de CPU y GPU en los pr\u00f3ximos SOC?<\/strong>