{"id":174670,"date":"2022-09-17T20:47:29","date_gmt":"2022-09-17T20:47:29","guid":{"rendered":"https:\/\/magazineoffice.com\/se-confirma-la-arquitectura-de-gpu-para-juegos-ada-lovelace-de-proxima-generacion-de-nvidia-para-la-serie-geforce-rtx-40\/"},"modified":"2022-09-17T20:47:30","modified_gmt":"2022-09-17T20:47:30","slug":"se-confirma-la-arquitectura-de-gpu-para-juegos-ada-lovelace-de-proxima-generacion-de-nvidia-para-la-serie-geforce-rtx-40","status":"publish","type":"post","link":"https:\/\/magazineoffice.com\/se-confirma-la-arquitectura-de-gpu-para-juegos-ada-lovelace-de-proxima-generacion-de-nvidia-para-la-serie-geforce-rtx-40\/","title":{"rendered":"Se confirma la arquitectura de GPU para juegos Ada Lovelace de pr\u00f3xima generaci\u00f3n de NVIDIA para la serie GeForce RTX 40"},"content":{"rendered":"


\n<\/p>\n

\n

NVIDIA tiene oficialmente confirmado<\/a> que su arquitectura de GPU para juegos de pr\u00f3xima generaci\u00f3n para la serie GeForce RTX 40 llevar\u00e1 el nombre de la renombrada cient\u00edfica y matem\u00e1tica Ada Lovelace.<\/p>\n

NVIDIA confirma que Ada Lovelace ser\u00e1 el nombre de su arquitectura de GPU para juegos de pr\u00f3xima generaci\u00f3n, que impulsar\u00e1 la serie GeForce RTX 40<\/h2>\n

La confirmaci\u00f3n viene dentro de un nuevo adelanto publicado por el controlador de Australia y Nueva Zelanda de NVIDIA en Twitter. El teaser dice \u00abEl futuro tiene un pasado\u00bb y muestra una imagen de \u00abN\u00fameros de Bernoulli\u00bb. Es un algoritmo ic\u00f3nico que se us\u00f3 para el motor anal\u00edtico y fue presentado por Ada Lovelace en 1842.<\/p>\n

\n

N\u00fameros de Bernoulli. <\/p>\n

El algoritmo para el motor anal\u00edtico.<\/p>\n

\u00a1Ada lovelace confirmada! https:\/\/t.co\/lkHop4JE9c pic.twitter.com\/W0cS36ChSo<\/a><\/p>\n

\u2014Hassan Mujtaba (@hms1193) 15 de septiembre de 2022<\/a><\/p>\n<\/blockquote>\n

Aunque conocemos la arquitectura de Ada Lovelace desde hace un tiempo, sigue siendo genial ver a NVIDIA inspir\u00e1ndose en cient\u00edficos del pasado que desempe\u00f1aron un papel crucial en la creaci\u00f3n del mundo tecnol\u00f3gico en el que vivimos actualmente. Las GPU de Ada Lovelace impulsar\u00e1n una variedad de tarjetas gr\u00e1ficas de la serie GeForce RTX 40 en los pr\u00f3ximos meses, como el buque insignia RTX 4090.<\/p>\n

Resumen de la arquitectura de GPU NVIDIA ADA<\/h4>\n

En muchos sentidos, se puede considerar a Ada Lovelace como la primera entusiasta de las computadoras del mundo. Ella es la primera persona en darse cuenta de que el motor anal\u00edtico propuesto por Charles Babbage ten\u00eda aplicaciones m\u00e1s all\u00e1 del c\u00e1lculo puro y tambi\u00e9n public\u00f3 lo que se cree que es el primer algoritmo (convirti\u00e9ndose en el primer programador de computadoras) destinado a ser transportado por una m\u00e1quina de este tipo. Esto fue casi medio siglo antes de que Alan Turing terminara su trabajo e inventara la computadora de prop\u00f3sito general durante la guerra mundial.<\/p>\n

\n
<\/div>
Los n\u00fameros de Bernoulli para la M\u00e1quina Anal\u00edtica propuestos por Ada Lovelace. (Cr\u00e9ditos de imagen: wikimedia)<\/figcaption><\/figure>\n

Se sabe que NVIDIA basa sus arquitecturas en destacados f\u00edsicos, matem\u00e1ticos y cient\u00edficos, y Ada Lovelace no es diferente. Si observa a los h\u00e9roes que se exhibieron durante el discurso de apertura de GTC de 2018, encontrar\u00e1 no solo a Ada Lovelace, sino tambi\u00e9n a todos los futuros nombres en clave arquitect\u00f3nicos de NVIDIA.<\/p>\n

\"\"<\/p>\n

NVIDIA est\u00e1 listo para presentar sus tarjetas gr\u00e1ficas de la serie GeForce RTX 40 con tecnolog\u00eda de GPU Ada Lovelace en GTC 22 la pr\u00f3xima semana, as\u00ed que estad atentos para obtener m\u00e1s informaci\u00f3n.<\/p>\n

Configuraciones de GPU NVIDIA Ada Lovelace ‘GeForce RTX 40’<\/h2>\n\n\n\n\n\n\n\n\n\n
Nombre de la GPU<\/th>\nGPC \/ TPC<\/th>\nSM por TPC \/ Total<\/th>\nN\u00facleos CUDA<\/th>\nCach\u00e9 L2<\/th>\nBus de memoria<\/th>\nEscritorio de l\u00edmite de potencia (pico)<\/th>\nL\u00edmite de potencia m\u00f3vil (esperado)<\/th>\n<\/tr>\n<\/thead>\n
AD102<\/td>\n12 \/ 6<\/td>\n2 \/ 144<\/td>\n18432<\/td>\n96 MB<\/td>\n384 bits<\/td>\n800W<\/td>\nN \/ A<\/td>\n<\/tr>\n
AD103<\/td>\n7 \/ 6<\/td>\n2 \/ 84<\/td>\n10752<\/td>\n64 MB<\/td>\n256 bits<\/td>\n450W<\/td>\n175W<\/td>\n<\/tr>\n
AD104<\/td>\n5 \/ 6<\/td>\n2 \/ 60<\/td>\n7680<\/td>\n48 MB<\/td>\n192 bits<\/td>\n400W<\/td>\n175W<\/td>\n<\/tr>\n
AD106<\/td>\n3 \/ 6<\/td>\n2 \/ 36<\/td>\n4608<\/td>\n32 MB<\/td>\n128 bits<\/td>\n260W<\/td>\n140W<\/td>\n<\/tr>\n
AD107<\/td>\n3 \/ 4<\/td>\n2 \/ 24<\/td>\n3072<\/td>\n32 MB<\/td>\n128 bits<\/td>\n180W<\/td>\n80W<\/td>\n<\/tr>\n<\/tbody>\n<\/table>\n

<\/p><\/div>\n