{"id":519568,"date":"2023-03-16T18:48:55","date_gmt":"2023-03-16T18:48:55","guid":{"rendered":"https:\/\/magazineoffice.com\/amd-derriba-reclamos-de-errores-de-memoria-de-epyc-genoa-dice-que-la-actualizacion-va-por-buen-camino\/"},"modified":"2023-03-16T18:48:58","modified_gmt":"2023-03-16T18:48:58","slug":"amd-derriba-reclamos-de-errores-de-memoria-de-epyc-genoa-dice-que-la-actualizacion-va-por-buen-camino","status":"publish","type":"post","link":"https:\/\/magazineoffice.com\/amd-derriba-reclamos-de-errores-de-memoria-de-epyc-genoa-dice-que-la-actualizacion-va-por-buen-camino\/","title":{"rendered":"AMD derriba reclamos de errores de memoria de EPYC Genoa, dice que la actualizaci\u00f3n va por buen camino"},"content":{"rendered":"


\n<\/p>\n

\n
\n
\n
\n

<\/picture><\/p>\n<\/div>\n<\/div>

(Cr\u00e9dito de la imagen: Hardware de Tom)<\/span><\/figcaption><\/figure>\n

En una conferencia financiera reciente, se le pregunt\u00f3 al CTO de AMD, Mark Papermaster, sobre un informe de un error de memoria con los procesadores EPYC Genoa de la compa\u00f1\u00eda que, aparentemente, requerir\u00eda un largo proceso de redise\u00f1o\/nueva rotaci\u00f3n para solucionarlo. Su respuesta fue un poco vaga, por lo que seguimos con AMD para obtener m\u00e1s detalles. La compa\u00f1\u00eda repudi\u00f3 las afirmaciones de un error de memoria, diciendo Hardware de Tom<\/em> que todos los procesadores EPYC de cuarta generaci\u00f3n enviados hasta la fecha son totalmente compatibles con la configuraci\u00f3n de memoria 2DPC y que no es necesario volver a girar. Adem\u00e1s, la compa\u00f1\u00eda ya ha emitido actualizaciones de BIOS a sus socios OEM para habilitar el soporte prometido para configuraciones 2DPC para fines del primer trimestre de 2023, y ya se encuentra a la venta una plataforma de soporte. AMD tambi\u00e9n comparti\u00f3 otros detalles que cubriremos a continuaci\u00f3n. Pero primero, un poco de informaci\u00f3n de fondo.<\/p>\n

Como puede ver en nuestra revisi\u00f3n de EPYC Genoa, los nuevos chips para centros de datos de AMD exhiben un rendimiento l\u00edder en el mercado y vienen con varias interfaces nuevas, siendo la compatibilidad con 12 canales de memoria DDR5 una de las m\u00e1s importantes. Sin embargo, G\u00e9nova solo se lanz\u00f3 con soporte para memoria DDR5 en una configuraci\u00f3n de un DIMM por canal (1DPC). Este tipo de configuraci\u00f3n solo admite una tarjeta de memoria conectada a cada uno de los doce controladores de memoria DDR5 dentro del procesador.<\/p>\n

En el lanzamiento, AMD dijo que lanzar\u00eda una actualizaci\u00f3n de BIOS en el primer trimestre de 2023 para permitir la compatibilidad con dos DIMM de memoria por canal (2DPC), lo que permitir\u00eda conectar dos tarjetas de memoria a cada canal de memoria para aumentar la capacidad. AMD dijo que estaba caracterizando y ajustando a\u00fan m\u00e1s las configuraciones de memoria 2DPC, por lo que publicar\u00eda las especificaciones para las velocidades de memoria 2DPC admitidas cuando la actualizaci\u00f3n estuviera disponible.<\/p>\n

Mientras tanto, SemiAccurate (parcialmente de pago) inform\u00f3 el mes pasado de un supuesto problema con los procesadores Genoa de AMD. El informe cit\u00f3 fuentes de la industria no identificadas que afirman que G\u00e9nova tiene un error en el subsistema de memoria, por lo que AMD tuvo que embarcarse en un costoso reajuste de los procesadores para admitir configuraciones de memoria 2DPC. Esto conducir\u00eda inevitablemente a retrasos de varios meses a medida que los nuevos chips avanzaban a trav\u00e9s del proceso de redise\u00f1o y fabricaci\u00f3n.<\/p>\n

Naturalmente, un error en el subsistema de memoria para los chips de env\u00edo significar\u00eda que los procesadores Genoa que se env\u00edan actualmente no admitir\u00edan la pr\u00f3xima especificaci\u00f3n 2DPC. Entonces, para determinar si se necesitaba un nuevo giro, le preguntamos a AMD si todos los procesadores Genoa que ya est\u00e1n en circulaci\u00f3n admitir\u00edan la configuraci\u00f3n de memoria 2DPC cuando se lanzaran, y la compa\u00f1\u00eda nos asegur\u00f3 que as\u00ed es.<\/p>\n

Adem\u00e1s, AMD dej\u00f3 constancia de que no se requiere volver a girar para la compatibilidad con 2DPC. En cambio, la compa\u00f1\u00eda dice que el soporte 2DPC solo requiere la actualizaci\u00f3n del BIOS que ya ha emitido para sus clientes OEM. Como resultado, ya est\u00e1n dise\u00f1ando placas base con suficientes ranuras para admitir la funci\u00f3n. De hecho, Tyan ya incluy\u00f3 el Transport CX GC68A-B8056 que admite una configuraci\u00f3n 2DPC.<\/p>\n

Debido a la reducci\u00f3n normal de velocidades con configuraciones de 2DPC, Sapphire Rapids de 8 canales de Intel cae de DDR5-4800 en 1DPC a DDR5-4400 en una configuraci\u00f3n de 2DPC. Tambi\u00e9n podemos esperar que las velocidades de 2DPC de G\u00e9nova sean menores que la velocidad de 1DPC cuando la compa\u00f1\u00eda publique la especificaci\u00f3n final, pero queda por ver en qu\u00e9 penalidad incurrir\u00e1. El servidor Tyan enumera las velocidades de memoria en DDR5-4000 para la configuraci\u00f3n 2DPC, pero se nos dice que esto puede variar seg\u00fan el sistema. En general, esta es una reducci\u00f3n del 10 % en las velocidades en comparaci\u00f3n con la configuraci\u00f3n 2DPC de Intel, pero eso no est\u00e1 tan mal dado que el G\u00e9nova de 12 canales admite un 50 % m\u00e1s de ranuras de memoria. <\/p>\n

AMD tambi\u00e9n aclar\u00f3 los comentarios de Papermaster en la reciente conferencia de inversores de Morgan Stanley, que han sido malinterpretados. En la conferencia, Papermaster dijo: \u00abY los 2 DIMM por canal, que creo que es a lo que te refieres es lo siguiente. Entonces, eso es para un grupo espec\u00edfico de clientes mucho m\u00e1s peque\u00f1o. Esas velocidades se anunciar\u00e1n m\u00e1s adelante este trimestre, y eso tambi\u00e9n aumentar\u00e1, pero esta cantidad de clientes para 2 DIMM por canal es mucho menor\u00bb. AMD dice que el comentario de \u00abrampa\u00bb se refiere a los sistemas que admiten configuraciones 2DPC (necesitan m\u00e1s ranuras f\u00edsicas), no a una revisi\u00f3n m\u00e1s reciente del procesador.<\/p>\n

\n
\n
\n

\"G\u00e9nova\"<\/picture><\/p>\n<\/div>\n<\/div>

(Cr\u00e9dito de la imagen: Hardware de Tom)<\/span><\/figcaption><\/figure>\n

El soporte de Genoa para 12 canales de DDR5 es el m\u00e1s alto del mercado para un procesador x86. G\u00e9nova tiene un 50 % m\u00e1s de canales que los ocho canales de Sapphire Rapids, y ambos chips admiten un m\u00e1ximo de memoria DDR5-4800 en una configuraci\u00f3n 1DPC. Intel ha especificado su configuraci\u00f3n de 2DPC en DDR5-4400, pero como se mencion\u00f3, AMD no ha terminado de calificar sus tasas de transferencia de 2DPC. Se nos dice que estos pueden variar seg\u00fan la plataforma.<\/p>\n

La decisi\u00f3n de AMD de lanzar Genoa antes de haber finalizado el soporte de 2DPC es acertada: es racional esperar que la demanda de configuraciones de 2DPC sea mucho menor que la que hemos visto en el pasado. La configuraci\u00f3n 2DPC generalmente se usa para acceder a una mayor capacidad (puede haber peque\u00f1as mejoras de rendimiento con ciertas configuraciones de rango). Pero con 12 canales de memoria en una configuraci\u00f3n de 1DPC, AMD ya puede admitir hasta 3 TB de memoria por chip con dispositivos de 256 GB. Eso es suficiente para la secci\u00f3n representativa m\u00e1s amplia de usuarios. La compatibilidad con 2DPC aumenta esa capacidad a 6 TB de DDR5 por socket, pero AMD ya se enfrenta a limitaciones de espacio al incluir 12 canales de memoria en servidores regulares de dos sockets.<\/p>\n

Como puede ver en la imagen de arriba de nuestro servidor de prueba de G\u00e9nova, meter 24 ranuras DIMM en total para una configuraci\u00f3n de 1DPC ya crea muchos problemas debido a las limitaciones de espacio. Francamente, es dif\u00edcil imaginar tener el doble de ranuras ilustradas para una configuraci\u00f3n de 2DPC: un servidor de doble socket necesitar\u00eda 48 ranuras en total. Como tal, creemos que la mayor\u00eda de las configuraciones de 2DPC probablemente ser\u00e1n para servidores de un solo socket o usar\u00e1n una cantidad reducida de canales en servidores de dos sockets. De hecho, el servidor Tyan que enumera la compatibilidad con 2DPC solo tiene un \u00fanico socket.<\/p>\n

Ya hay muchos desaf\u00edos que habilitan la configuraci\u00f3n 1DPC ilustrada. De hecho, AMD tuvo que usar ranuras de memoria ‘delgadas’ especiales para las placas base Genoa para ayudar a empaquetar 12 ranuras en el chasis. AMD nos advirti\u00f3 que, debido a las ranuras delgadas y otras adaptaciones para la disposici\u00f3n m\u00e1s densa, ha tenido varios incidentes en los que la presi\u00f3n lateral al instalar los DIMM DDR5 hab\u00eda quitado el z\u00f3calo DIMM de la placa. Este es un caso extremo y no indica un problema con la plataforma, pero apunta a los desaf\u00edos que AMD ya enfrenta con ‘solo’ 12 ranuras de memoria.<\/p>\n

Los desaf\u00edos para 2DPC se expanden m\u00e1s all\u00e1 del espacio necesario para m\u00e1s tragamonedas. Como hemos visto con la memoria DDR4, agregar m\u00e1s DIMM por canal da como resultado velocidades de memoria reducidas, y m\u00e1s canales resultan en una complejidad a\u00fan mayor. Adem\u00e1s, incluso teniendo extra vac\u00edo<\/em> Las ranuras pueden dar como resultado velocidades m\u00e1ximas de memoria m\u00e1s bajas, como se ve con la complicada matriz de soporte DDR4 y DDR5 para las plataformas de consumo. Esos problemas se vuelven a\u00fan m\u00e1s molestos con DDR5, ya que tiene tolerancias mucho m\u00e1s altas y requiere dise\u00f1os de placa base m\u00e1s complejos con m\u00e1s capas y mejores materiales, lo que aumenta el costo. Esto se volver\u00e1 a\u00fan m\u00e1s desafiante con las tasas de transferencia m\u00e1s altas necesarias para la memoria de pr\u00f3xima generaci\u00f3n; los expertos del mercado incluso han predicho que el soporte para 2DPC podr\u00eda terminar con el est\u00e1ndar DDR6.<\/p>\n

AMD dice que publicar\u00e1 m\u00e1s detalles sobre el soporte 2DPC de G\u00e9nova este mes, y lo actualizaremos una vez que recibamos los detalles.<\/p>\n