{"id":816162,"date":"2023-09-20T12:08:39","date_gmt":"2023-09-20T12:08:39","guid":{"rendered":"https:\/\/magazineoffice.com\/intel-presenta-la-primera-cpu-basada-en-chiplets-conectada-a-ucie-del-mundo\/"},"modified":"2023-09-20T12:09:08","modified_gmt":"2023-09-20T12:09:08","slug":"intel-presenta-la-primera-cpu-basada-en-chiplets-conectada-a-ucie-del-mundo","status":"publish","type":"post","link":"https:\/\/magazineoffice.com\/intel-presenta-la-primera-cpu-basada-en-chiplets-conectada-a-ucie-del-mundo\/","title":{"rendered":"Intel presenta la primera CPU basada en chiplets conectada a UCIe del mundo"},"content":{"rendered":"


\n<\/p>\n

\n

El director ejecutivo de Intel, Pat Gelsinger, mostr\u00f3 el primer procesador basado en chiplets conectado a UCIe del mundo aqu\u00ed en Innovation 2023, lo que marca la primera exhibici\u00f3n p\u00fablica de silicio habilitado para UCIe en funcionamiento. El chip cuenta con un chiplet Intel UCIe IP fabricado en su propio nodo de proceso Intel 3 emparejado con un chip Synopsys UCIe IP fabricado en el nodo TSMC N3E de vanguardia. Los dos chiplets se comunican a trav\u00e9s de la interfaz EMIB de Intel.<\/p>\n

La interfaz Universal Chiplet Interconnect Express (UCIe) es compatible con una amplia gama de incondicionales de la industria, como Intel, AMD, Arm, Nvidia, TSMC y Samsung, entre otros 120. Esta interconexi\u00f3n est\u00e1 dise\u00f1ada para estandarizar las interconexiones entre chiplets con un dise\u00f1o de c\u00f3digo abierto, reduciendo as\u00ed costos y fomentando un ecosistema m\u00e1s amplio de chiplets validados.<\/p>\n