{"id":914216,"date":"2023-12-05T14:41:52","date_gmt":"2023-12-05T14:41:52","guid":{"rendered":"https:\/\/magazineoffice.com\/hasta-un-40-mas-rapido-que-sapphire-rapids-en-la-imagen-se-muestra-un-disparo-a-presion\/"},"modified":"2023-12-05T14:41:56","modified_gmt":"2023-12-05T14:41:56","slug":"hasta-un-40-mas-rapido-que-sapphire-rapids-en-la-imagen-se-muestra-un-disparo-a-presion","status":"publish","type":"post","link":"https:\/\/magazineoffice.com\/hasta-un-40-mas-rapido-que-sapphire-rapids-en-la-imagen-se-muestra-un-disparo-a-presion\/","title":{"rendered":"Hasta un 40% m\u00e1s r\u00e1pido que Sapphire Rapids, en la imagen se muestra un disparo a presi\u00f3n"},"content":{"rendered":"


\n<\/p>\n

\n

Ha surgido una nueva plataforma de diapositivas Intel 5th Gen Xeon \u00abEmerald Rapids\u00bb que nos brinda un poco m\u00e1s de informaci\u00f3n sobre el dise\u00f1o del chip y el rendimiento de las CPU del centro de datos de pr\u00f3xima generaci\u00f3n.<\/p>\n

Las CPU Intel Xeon \u00abEmerald Rapids\u00bb de quinta generaci\u00f3n son hasta un 40% m\u00e1s r\u00e1pidas que las CPU Xeon \u00abSapphire Rapids\u00bb de cuarta generaci\u00f3n seg\u00fan las diapositivas oficiales<\/h2>\n

Las diapositivas provienen de una presentaci\u00f3n de Intel \u00abHoja de ruta del procesador centrado en datos\u00bb que fue detectada por @InstLatX64<\/a>. La plataforma parece muy inacabada ya que le faltan varios puntos de datos clave, pero podemos obtener informaci\u00f3n adicional sobre la alineaci\u00f3n de 5.a generaci\u00f3n Xeon, cuyo nombre en c\u00f3digo es Emerald Rapids.<\/p>\n

<\/figure>\n

Entonces, comenzando con los detalles, primero tenemos nuestro primer primer plano de la CPU Intel Xeon de quinta generaci\u00f3n que detalla sus diversos bloques arquitect\u00f3nicos. Las CPU Emerald Rapids se basan en la arquitectura P-Core bajo Raptor Cove ISA. El chip insignia, Xeon 8592+, incorpora un total de 64 n\u00facleos, 128 subprocesos y un enorme grupo de cach\u00e9 L3 de 480 MB. Como puede ver, Intel ha pasado de un dise\u00f1o de 4 mosaicos en las CPU Sapphire Rapids de cuarta generaci\u00f3n a un dise\u00f1o de 2 mosaicos en las CPU Emerald Rapids de quinta generaci\u00f3n.<\/p>\n

Cada chiplet est\u00e1 conectado a trav\u00e9s de una matriz modular que se encuentra entre los dos n\u00facleos y las matrices de cach\u00e9. Cada matriz presenta un total de 35 n\u00facleos, de los cuales 3 n\u00facleos est\u00e1n desactivados por matriz. Cada mosaico tiene 2 controladores de memoria que admiten DIMM DDR5 con velocidades de hasta 5600 MT\/s, tres controladores PCIe (6 en total), 2 UPI (4 en total) y dos motores aceleradores (4 en total). Seg\u00fan Intel, las CPU Intel Emerald Rapids ofrecer\u00e1n:<\/p>\n