Un informe reciente de Chips and Cheese revela que Intel ha contenido el aumento proporcional de la latencia de las cachés L2 en la próxima generación de Raptor Lake-S (CPU Core de 13.ª generación).
Intel Raptor Lake de 13.ª generación optimiza las latencias de Alder Lake de 12.ª generación en una gama más amplia de núcleos
Las próximas CPU Intel Raptor Lake de 13.ª generación aumentarán los tamaños de caché L2 en comparación con la serie Alder Lake. La generación actual de procesadores Alder Lake-S funciona con los núcleos P Golden Cove de 1,25 MB, mientras que los nuevos núcleos P Raptor Cove, con un total de ocho cada uno, tienen 2 MB de caché L2 dedicados a cada núcleo.
La cantidad equivale a un aumento del sesenta por ciento en la próxima generación en comparación con los núcleos actuales de Alder Lake. Además, los clústeres Gracemont E-core equivalentes a cuatro E-cores tienen el doble del tamaño de la memoria caché L2 compartida entre los cuatro núcleos del clúster, que ahora se ha incrementado a 4 MB. La caché L3 entre P y E-core también ve un aumento a 36 MB desde los 30 MB anteriores.
Chips and Cheese siguió y calculó las latencias en las latencias de caché L2 de las microarquitecturas anteriores de Intel y descubrió un aumento en los niveles de latencia. El aumento de las memorias caché impulsa el rendimiento, ya que hay más datos abiertos y cerca de los núcleos del procesador, lo que limita el procedimiento más considerable de obtención/almacenamiento que viaja a la RAM. Afortunadamente, la potencia, el calor, el área de matriz, el número de transistores y la latencia son relativamente más rápidos que la DRAM de un sistema.
Además, OneRaichi ha señalado que los cambios en la estructura de caché de las CPU Intel Raptor Lake de 13.ª generación han permitido una gran optimización de las latencias en general. El muro que se encontraba anteriormente entre el P-Core y el E-Core ahora ha desaparecido más o menos debido a las latencias ineficientes de los E-core.
Es por eso que solo digo que el RPL no es solo una actualización.
puede ver que la estructura del bus de anillo tiene algunos cambios y hace que el límite del núcleo P y E casi desaparezca.
Supongo que la topología de red de ringbus es diferente. pic.twitter.com/6pZSLe6JFx— Raichu (@OneRaichu) 23 de agosto de 2022
Chips and Cheese informa que la caché L2 reservada de 256 KB asociativa de cuatro vías con el Núcleos de procesador Skylake tiene una latencia de caché L2 igual a doce ciclos. Los núcleos Sunny Cove y Cypress Cove tienen una latencia de 13 ciclos debido al aumento de tamaño de 512 KB. Willow Cove utiliza un caché asociativo (20 vías), mientras que Golden Cove utiliza solo diez. Además, la latencia aumenta a catorce ciclos. Con Raptor Cove P-core en el horizonte, el nuevo núcleo ofrece 2 MB de caché L2 de 16 vías y una latencia reducida de quince ciclos.
Este nuevo informe muestra que Intel ha realizado una cantidad significativa de diseño y pruebas para ayudar con la administración de energía y caché para hacer que la nueva memoria caché sea más amigable con la energía. Los lectores también deben tener en cuenta que los nuevos procesadores Core Raptor Lake de 13.ª generación se construyen utilizando el nodo SuperFin mejorado de 10 nm que se utiliza actualmente en la generación actual de procesadores Intel.
Fuentes de noticias: TechPowerUP, papas fritas y queso, Raichu